• Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP
Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP

Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP

Productdetails:

Plaats van herkomst: Origineel
Merknaam: Original
Certificering: Original
Modelnummer: EPM3128ATC-10 N

Betalen & Verzenden Algemene voorwaarden:

Min. bestelaantal: 1
Prijs: negotiation
Verpakking Details: Kartondoos
Levertijd: 3-4 werkdagen
Betalingscondities: T/T
Levering vermogen: 100
Beste prijs Contact

Gedetailleerde informatie

Maximum vertragingstijd tpd (1): 10 NS Interne voltagelevering -: 3V ~ 3.6V
Aantal Logicaelementen/Blokken: 8 Aantal van Macrocells: 128
Aantal Poorten: 2500 Aantal van I/O: 80
Hoog licht:

Epm3128atc-10 n-de Spaander Van geïntegreerde schakelingen

,

De Spaander van geïntegreerde schakelingen 100TQFP

Productomschrijving

Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP

 

IC CPLD 128MC 10NS 100TQFP

 

Specificaties van epm3128atc-10 N

 

TYPE
BESCHRIJVING
Categorie
Geïntegreerde schakelingen (ICs)
CPLDs (Complexe Programmable logic devicen)
Mfr
Intel
Reeks
MAX® 3000A
Pakket
Dienblad
Programmeerbaar Type
In Programmeerbaar Systeem
Maximum vertragingstijd tpd (1)
10 NS
Interne voltagelevering -
3V ~ 3.6V
Aantal Logicaelementen/Blokken
8
Aantal van Macrocells
128
Aantal Poorten
2500
Aantal van I/O
80
Werkende Temperatuur
0°C ~ 70°C (Ta)
Opzettend Type
De oppervlakte zet op
Pakket/Geval
100-TQFP
Het Pakket van het leveranciersapparaat
100-TQFP (14x14)
Het Aantal van het basisproduct
EPM3128

 

Milieu & de Uitvoerclassificaties van epm3128atc-10 N

 

ATTRIBUTEN BESCHRIJVING
Vochtigheidsvertrouwelijkheidsniveau (MSL) 3 (168 Uren)
BEREIKstatus Onaangetast BEREIK
ECCN EAR99
HTSUS 8542.39.0001

 

Eigenschappen van epm3128atc-10 N

 
Krachtige, goedkope CMOS op EEPROM-Gebaseerde die programmable logic devicen (PLDs) op een architectuur MAX® (zie Lijst 1) worden voortgebouwd
■3,3-v in-systeemprogrammability (ISP) door de ingebouwde IEEE-Norm. 1149.1 de Groeps (JTAG) interface gezamenlijke van de Testactie met geavanceerd speld-sluitend vermogen
– ISP schakelschema volgzaam met IEEE-Norm. 1532
■Ingebouwd grens-aftasten test (BST) schakelschema volgzaam met IEEE-Norm. 1149.1-1990
■Verbeterde ISP eigenschappen:
– Verbeterd ISP algoritme om sneller te programmeren
– ISP_Done-beetje om volledige programmering te verzekeren
– Trek weerstand op I/O spelden tijdens in-systeem programmering uit
■High-density PLDs die zich van 600 tot 10.000 bruikbare poorten uitstrekken
■4,5 NS-speld-aan-speld logicavertragingen met tegenfrequenties van zelfs 227,3 Mhz
■MultiVoltTM I/O interface toelatend de apparatenkern om bij 3,3 V te lopen, terwijl I/O spelden met 5,0-v, 3,3-v, en 2,5-v logicaniveaus compatibel zijn
■De speld telt zich het uitstrekken van 44 tot 256 in een verscheidenheid van dun vierling vlak pak
(TQFP), plastic vierling vlak pak (PQFP), plastic j-Lood spaanderdrager (PLCC), en de pakketten van FineLine BGATM
■Heet-Socketing steun
■Programmeerbaar verbind serie (PIA) ononderbroken verpletterende structuur voor snelle, voorspelbare prestaties onderling
■PCI-compatibel systeem
■Bus-vriendschappelijke architectuur met inbegrip van programmeerbare zwenken-tariefcontrole
■De optie van de open-afvoerkanaaloutput
■De programmeerbare macrocellwipschakelaars met individuele duidelijk, vooraf ingesteld, klok, en klok laten controles toe
■Programmeerbare macht-bewarende wijze voor een machtsvermindering van over 50% in elke macrocell
■Configureerbare expander product-termijn distributie, die tot 32 producttermen per macrocell toestaan
■Programmeerbaar veiligheidsbeetje voor bescherming van merkgebonden ontwerpen
■Verbeterde architecturale eigenschappen, die omvatten:
– 6 of 10 speld of de logica-gedrevende output laat signalen toe
– Twee globale kloksignalen met facultatieve inversie
– Verbeterd verbind middelen voor betere routability onderling
– De programmeerbare controle van het output zwenken-tarief
■De steun van het softwareontwerp en automatische die plaats-en-route door de ontwikkelingssystemen van Altera voor Op Windows gebaseerde PCs en Zon wordt verleend
SPARCstations, en HP 9000 Reeksen 700/800 werkstations
■De extra de ontwerpingang en simulatie steunen verstrekt door EDIF 2 0 0 en 3 0 0 netlistdossiers, bibliotheek van de parameters bepaalde van modules (LPM),
Verilog HDL, VHDL, en andere interfaces aan populaire EDA-hulpmiddelen van derdefabrikanten zoals Ritme, Exemplar Logica, Mentor
Grafiek, OrCAD, Synopsys, Synplicity, en VeriBest
■Programmeringssteun met de hoofd de programmeringseenheid van Altera (MPU), MasterBlasterTM-communicatie kabel, ByteBlasterMVTM
de kabel van de parallelle poortdownload, periodieke de downloadkabel van BitBlasterTM evenals programmeringshardware van derdefabrikanten en
om het even welk in-kringsmeetapparaat dat Standaard de Test van JamTM en Programmeertaal (STAPL) Dossiers steunt (.jam), Jamstapl byte-Code
Dossiers (.jbc), of Periodieke Vectorformaatdossiers (.svf)
 
 
Verwante producten
 
EPM3032A
 
EPM3064A
 
Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP 0
 
 
IC CPLD 128MC 10NS 100TQFP

Wilt u meer details over dit product weten
Ik ben geïnteresseerd Epm3128atc-10 n-Geïntegreerde schakeling Chip With CPLD 128MC 10NS 100TQFP kun je me meer details sturen zoals type, maat, hoeveelheid, materiaal, etc.
Bedankt!
Wachten op je antwoord.